VIA 마이크로프로세서 코어 목록
List of VIA microprocessor cores![]() |
이 기사는 VIA Technologies가 판매한 x86 호환 마이크로프로세서를 기술적 장점별로 분류하여 나열한다: 동일한 그룹 내의 코어는 공통점이 많다.
Cyrix 설계(Cyrix III)
마케팅 이름을 붙이다 | 코어 | 빈도 | 앞좌석버스 | L1-캐시 | L2-캐시 | FPU 속력을 내다 | 파이프라인 단계 | 전형적 힘 | 전압 | 과정 |
---|---|---|---|---|---|---|---|---|---|---|
사이릭스 3세 | 조슈아 | 350~450MHz | 100-133 MHz | 64KB | 256KB | 100% | ? | 13-16 W | 2.2V | 180nm 알 |
센타우르 테크놀로지 디자인
사이릭스 3세, C3
마케팅 이름을 붙이다 | 코어 | 빈도 | 앞좌석버스 | L1 캐시 | L2 캐시 | FPU 속력을 내다 | 파이프라인 단계 | 전형적 힘 | 전압 | 과정 |
---|---|---|---|---|---|---|---|---|---|---|
Cyrix III, C3, 1GigaPro | 새뮤얼 (C5A) | 466-733 MHz | 100-133 MHz | 128KB | 0KB | 50% | 12 | 6.8-10.6 W | 1.8-2.0V | 180nm 알 |
Cyrix III, C3, 1GigaPro, Eden ESP, XP 2000+ | 사무엘 2 (C5B) | 600-800MHz | 100-133 MHz | 128KB | 64KB | 50% | 12 | 5.8-6.6 W | 1.5-1.65V | 150nm 알 |
C3, 에덴 ESP | 에즈라 (C5C) | 733-933 MHz | 100-133 MHz | 128KB | 64KB | 50% | 12 | 5.3-5.9 W | 1.35V | 130nm 알 |
C3 | 에즈라-T(C5N) | 800-1000MHz | 100-133 MHz | 128KB | 64KB | 50% | 12 | 5.3-11.8 W | 1.35V | 130nm 알 |
C3, C7
마케팅 이름을 붙이다 | 코어 | 빈도 | 앞좌석버스 | L1 캐시 | L2 캐시 | FPU 속력을 내다 | 파이프라인 단계 | 전형적 힘 | 전압 | 과정 |
---|---|---|---|---|---|---|---|---|---|---|
C3, Eden ESP, Eden-N | 네헤미야 (C5XL) | 800-1400MHz | 133 MHz | 128KB | 64KB | 100% | 16 | W 15-19년 | 1.25 또는 1.4-1.45V | 130nm Cu |
C3 | 네헤미야+ (C5P) | 1-1.4GHz | 133 MHz | 128KB | 64KB | 100% | 16 | W 11-12 W | 1.25V | 130nm Cu |
C7, C7-D, C7-M, Eden, Eden ULV | 에스더 (C5J) | 0.4-2.0GHz | 400-533 MT/s | 128KB | 128KB | 100% | 16 | W 12-20 W | 0.9-1.1(?) V | 90nm SOI |
시리즈 | 모델 | 코어 | 빈도 [MHz] | 앞좌석버스 [MHz] | 연도 | 과정 [nm] | 패키지 크기 [음2] | 힘 [W] | L2 캐시 [K] | L1 I/D 캐시 [K] | 퍼포먼스 [SPEC2000] |
---|---|---|---|---|---|---|---|---|---|---|---|
에덴 | 에덴 ESP | 새뮤얼 2 | 300–600 | 66/100/133 | 2001 | 150 | 35×35 | 2.5–6 | 64 | 64/64 | 알 수 없음 |
에덴 ESP | 네헤미야 | 667–1000 | 133/200 | 2003–2004 | 130 | 35×35 | 6–7 | 64 | 64/64 | 알 수 없음 | |
에덴-N | 네헤미야 | 533–1000 | 133 | 2003 | 130 | 15×15 | 2.5–7 | 64 | 64/64 | 알 수 없음 | |
에덴 | 에스더 | 400–1500 | 400–800 | 2006–2007 | 90 | 30 | <7.5 | 128 | 32/32 | 알 수 없음 | |
에덴 X2 | 알 수 없음 | 800 | 알 수 없음 | 2011 | 40 | 11×6 | 알 수 없음 | 알 수 없음 | 알 수 없음 | 알 수 없음 | |
C3 | C3 | 새뮤얼 2 | 667–800 | 100–133 | 2001 | 150 | 알 수 없음 | 13 | 64 | 64/64 | 알 수 없음 |
C3 | 에즈라 | 800–1000 | 100–133 | 2002 | 130 | 알 수 없음 | 8.3–10 | 64 | 64/64 | 알 수 없음 | |
C3 | 네헤미야 | 1000–1400 | 133–200 | 2003 | 130 | 35×35 | 15–21 | 64 | 64/64 | 알 수 없음 | |
C3-M | 네헤미야 | 1000–1400 | 133–200 | 2003 | 130 | 35×35 | 11–19 | 64 | 64/64 | 알 수 없음 | |
C7 | C7-D | 에스더 | 1500–1800 | 400 | 2006 | 90 | 21×21 | 20–25 | 128 | 16/16 | 알 수 없음 |
C7-M | 에스더 | 1000–2000 | 400 | 2005 | 90 | 21×21 | 12–20 | 128 | 16/16 | 알 수 없음 | |
C7 | 에스더 | 1500–2000 | 800 | 2007 | 90 | 21×21 | 12–20 | 128 | 16/16 | 알 수 없음 |
나노
시리즈 | 모델 | 코어 | 빈도 [MHz] | 앞좌석버스 [MHz] | 연도 | 과정 [nm] | 패키지 크기 [음2] | 힘 [W] | L2 캐시 [K] | L1 I/D 캐시 [K] | 퍼포먼스 [SPEC2000] |
---|---|---|---|---|---|---|---|---|---|---|---|
쿼드코어 | 쿼드코어 | 이사야 | 1000-1460 | 1066 | 2011 | 40 | 21×21 | 27.5 | 4× 1024[5] | 4× 64/64 | 30.1/24.1 비율[6] |
차[7][8][9]
- 현재 개발 중이다.아래 나열된 세부 사항은 변경될 수 있다.
- 8 코어 + AI 가속을 위한 "NCORE" 신경 프로세서
- supports: MMX SSE SSE2 SSE3 SSSE3 SSE4.1 SSE4.2 AES AVX AVX2 FMA3 SHA AVX512 AVX512F AVX512CD AVX512BW AVX512DQ AVX512VL AVX512IFMA AVX512VBMI.
마케팅 이름을 붙이다 | 암호명 | 코어 | 코어 수 | 빈도 | 마이크로아키텍처 | L1 캐시 | L2 캐시 | L3 캐시 | 발표된 | 예상 릴리스 | 과정 | 소켓 유형 | 파이프라인 단계 | PCIe 레인스 |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
알 수 없는 | 차 | CNS | 8 | 2.5GHz | CNS[10] | 32 KiB | 256KiB | 16MB | 2019 | 2020년[11] 2시 | 16nm | LGA | 20-22 | 44[12] |
참고 항목
참조
- ^ "IA-32 implementation: VIA Cyrix III". sandpile.org. Archived from the original on 2007-07-09. Retrieved 2007-07-23.
- ^ "IA-32 implementation: VIA C3". sandpile.org. Archived from the original on 2007-07-17. Retrieved 2007-07-23.
- ^ "IA-32 implementation: VIA C7". sandpile.org. Archived from the original on 2007-06-30. Retrieved 2007-07-23.
- ^ "VIA Nano X2 SPEC2000 ratio and rate scores". Via.com. Archived from the original on 7 February 2014. Retrieved 3 February 2014.
- ^ "VIA QuadCore Processor". Via.com. Retrieved 2014-02-03.
- ^ "VIA Nano X2 Whitepaper" (PDF). Via.com. Archived from the original (PDF) on 27 May 2012. Retrieved 3 February 2014.
- ^ Nov 18th, btarunr; Discuss, 2019 22:10. "VIA CenTaur Develops a Multi-core x86 Processor for Enterprise with in-built AI Hardware". TechPowerUp. Retrieved 2020-07-28.
{{cite web}}
: CS1 maint: 숫자 이름: 작성자 목록(링크) - ^ Feb 18th, btarunr; Discuss, 2020 06:36. "VIA CenTaur CHA NCORE AI CPU Pictured, a Socketed LGA Package". TechPowerUp. Retrieved 2020-07-28.
{{cite web}}
: CS1 maint: 숫자 이름: 작성자 목록(링크) - ^ "CHA - Microarchitectures - Centaur Technology - WikiChip". en.wikichip.org. Retrieved 2020-07-28.
- ^ "VIA x86 AI processor architecture, performance announcement: comparable to Intel 32 core". Small Tech News. December 11, 2019.
{{cite web}}
: CS1 maint : url-status (링크) - ^ Dec 9th, btarunr; Discuss, 2019 18:25. "Centaur Releases In-Depth Analysis from The Linley Group for its NCORE-Equipped x86 Processor". TechPowerUp. Retrieved 2020-08-30.
{{cite web}}
: CS1 maint: 숫자 이름: 작성자 목록(링크) - ^ "World's First High-Performancex86 SoCwithIntegrated AI Coprocessor" (PDF). centtech. p. 4.
{{cite web}}
: CS1 maint : url-status (링크)