VIA C7

VIA C7
C7
KL VIA C7 M.jpg
C7-M 795 2.0GHz
일반 정보
개시.2005년 5월
공통 제조원
  • VIA 테크놀로지
성능
최대 CPU 클럭 속도1.0GHz~2.0GHz
FSB 속도400 MT/s ~800 MT/s
캐시
L1 캐시64KiB 명령 + 64KiB 데이터
L2 캐시128 KiB 32-way 전용
아키텍처 및 분류
테크놀로지 노드90 nm
명령 집합x86
물리 사양
코어
  • 1
소켓
제품, 모델, 변종
코어명
  • 에스더(C5J)
역사
전임자VIA C3
후계자VIA 나노

VIA C7Centaur Technology가 설계하고 VIA Technologies가 판매하는 x86 중앙 처리 장치입니다.

제품 이력

C7은 오래된 VIA C3 코어에 많은 개선점을 제공하지만 최신 VIA C3 Nehemia 코어와 거의 동일합니다.C7은 2005년 5월에 정식으로 출시되었지만, 시장 보고에 따르면 풀 볼륨 생산은 그 날 이루어지지 않았습니다.2006년 5월에 인텔과 VIA의 크로스 라이선스 계약이 만료되어 갱신되지 않았습니다.이는 VIA가 소켓 370에 대한 권리를 상실했기 때문에 2006년 3월 31일에 C3 출하량을 강제 종료한 이유입니다.예를 들어 C7은 Linux 디스트리뷰션이 프리 인스톨 되어 월마트에 의해 판매되고 HP Mini-Note에서 판매되고 있는 염가 Everex TC2502와 같은 시장에서 여전히 찾아볼 수 있는 것으로 보인다[when?].

전용 Pico-ITX 폼 팩터를 기반으로 한 VIA 자체 PX10000G 메인보드에 128kB의 캐시 메모리를 갖춘 1GHz C7 프로세서가 사용됩니다.칩은 보드의 대부분을 덮는 대형 히트 싱크와 40mm 소형 팬으로 냉각됩니다.

2008년 4월 초, 교실을 위한 울트라 포터블 HP 2133 Mini-Note PC 패밀리는 완전히 VIA 기반의 1.0, 1.2 및 1.6 GHz C7-M 프로세서 포트폴리오로 출시되었습니다.최저 속도 모델은 SSD 기반의 4GB Linux 디스트리뷰션의 실행에 최적화되어 있으며, 가격은 500달러 미만이며, Windows와 중간 계층의 XP를 탑재하고 있습니다.Windows Vista Business 에 부속되어 출하 시 디폴트입니다.HP는 인텔의 경쟁 제품인 ATOM 프로세서 라인이 2008년 4월 2일에 첫선을 보였지만 이미 정해진 499달러의 초기 가격을 충족하기 위해 싱글코어 VIA C7-M CPU를 선택했습니다.

C7은 5가지 주요 버전으로 판매됩니다.

  • C7: 데스크톱/노트북 (1.5~2.0GHz)용 - FCPGA Pentium-M 패키지, 400, 533, 800MHz FSB
  • C7-M: 모바일/임베디드용(1.5~2.0GHz) - NanoBGA2, 21mmx21mm, 400, 800MHz FSB
  • C7-M 초저전압: 모바일/임베디드용(1.0~1.6GHz) - NanoBGA2, 21mmx21mm, 400, 800MHz FSB
  • C7-D: 오리지널 C7과 유사하지만 RoHS에[1] 준거하여 "탄소 프리 프로세서"로 판매되고 있습니다.일부 모델[citation needed] PowerSaver를 지원하지 않습니다.
  • Eden: 일부 VIA Eden CPU는 C7 코어를 기반으로 하며 소비전력, 패키지 크기 및 클럭 속도가 400MHz에 달합니다.

CPU 코어

에스더

Esther(C5J)는 VIA C3 라인업의 Nehemia+(C5P) 코어의 다음 진화 단계입니다.

이 코어의 신기능은 다음과 같습니다.

  • 평균 소비 전력은 1와트 미만입니다.
  • 2GHz 동작 및 20W의 TDP
  • L2 캐시는 64k에서 128k로 증가했으며 연관성은 C3의 16방향 세트어소시에이티브에서 C7의 32방향 세트어소시에이티브로 증가했습니다.
  • VIA는[2] C7 버스는 물리적으로는 Pentium-M 479 핀 패키징에 기반하고 있지만, 전기적 시그널링에는 인텔의 AGTL+ 쿼드 펌핑 버스 대신 독자 사양의 VIA V4 버스를 사용하고 있어 법적 침해를 회피하고 있습니다.
  • 하나는 고속으로, 다른 하나는 저속으로 설정된 듀얼 PLL로 구성된 '트윈 터보' 기술이다.이것에 의해, 프로세서의 클럭 주파수를 1회의 프로세서 사이클로 조정할 수 있습니다.스위칭 지연 시간이 짧다는 것은 보다 적극적인 규제를 적용할 수 있다는 것을 의미합니다.
  • SSE2SSE3 확장 명령 지원.
  • PAE 모드의 NX 비트버퍼 오버플로 소프트웨어 버그가 바이러스 또는 공격자에 의해 악용되는 것을 방지합니다.
  • SHA-1SHA-256 해시에 대한 하드웨어 지원.
  • 하드웨어 기반의 "Montgomery 멀티플라이어"로 공개 키 암호화에 최대 32,000의 키 크기를 지원합니다.

설계 선택지

  • C7 Esther는 C3 Nehemia 이후의 진화 단계로서, VIA/Centaur는 제한된 트랜지스터/전력 버젯에 대해 성능을 균형 있게 유지하는 전통적인 접근방식을 따랐습니다.
  • C3 시리즈 칩의 설계 이념의 기초는 비교적 단순한 순서 스칼라 코어라도 효율적인 "프런트 엔드" 즉, 프리페치, 캐시 및 분기 예측 메커니즘에 의해 지원된다면 복잡한 상위 스칼라 코어에 비해 합리적인 성능을 제공할 수 있다는 것입니다.
  • C7의 경우 설계팀은 칩(프런트 엔드)의 (캐시 크기, 연관성 및 throughput 및 프리페치 시스템)[3]을 더욱 합리화하는 데 중점을 두고 있습니다.동시에 칩의 실행 코어(백엔드)에 큰 변화는 없습니다.
  • C7은 클럭 속도가 [citation needed]열적으로 제한되지 않기 때문에 AMD/Intel 칩과의 성능 격차를 더욱 좁혀줍니다.

「 」를 참조해 주세요.

레퍼런스

  1. ^ http://www.via.com.tw/en/initiatives/greencomputing/greenfaq.jsp RoHS 컴플라이언스 정보
  2. ^ Shilov, Anton. "VIA Denies Intel Pentium M Bus Licensing". X-bit labs. Archived from the original on 2007-05-13. Retrieved 2007-04-23.
  3. ^ "Detailed Platform Analysis in RightMark Memory Analyzer. Part 12: VIA C7/C7-M Processors". Pricenfees.com. Retrieved 2007-03-12.

추가 정보

외부 링크