이산 시간 간격 변환기에 대한 아날로그 신호
Analog signal to discrete time interval converter이산 시간 간격 변환기(ASDTIC)에 대한 아날로그 신호는 아날로그 입력 신호(예: 전압 또는 전류)를 펄스 사이의 시간 간격으로 변환하는 아날로그-디지털 변환기의 특수한 유형이다.
이 변환은 펄스 폭 변조(PWM)의 일종이다. ASDTIC이라는 용어의 기원은 1970년경 NASA에 있다.[1]
ASDTIC는 DC-DC 컨버터의 제어에 사용되었다.[2] 공간 등급 시스템에 사용하기 위해 신뢰할 수 있는 하이브리드 회로가 개발되어 ASDTIC 기능을 구현하였다.[3]
작전
본 연구에서[4] 연구 중인 DC-DC 컨버터는 DC 헬리콥터 또는 스위칭 조절기와 유사한 형태를 가지고 있었다. 양극성 트랜지스터는 인덕터와 캐패시터의 L-C 네트워크로 흐르는 전류를 전환한다. 전환 손실을 줄이기 위해 트랜지스터는 항상 완전히 꺼지거나 완전히 켜진다. 이 트랜지스터의 제어는 일련의 펄스를 공급하는 제어 회로에서 파생된다. 여기서 연구한 회로에서는 펄스의 길이가 모두 같다. 펄스열의 전체 ON 시간 또는 마크/공간 비율(따라서 전달되는 출력 전력)은 펄스 간 간격을 변경하여 제어한다. 간격이 촘촘한 펄스는 출력을 높인다. 이 제어 신호는 ASDTIC 회로를 사용하여 유도된다.[3]
사용되는 ASDTIC 회로는 통합자와 임계값 검출기를 기반으로 한다. 수신 신호는 시간이 지남에 따라 통합되며 그것이 임계값을 초과하면 ASDTIC에 의해 제어 펄스가 생성된다.[1][3] ASDTIC 외부의 컨버터 제어 회로 내에서 원샷 펄스 발생기는 일정한 길이의 펄스를 생성하여 스위칭 트랜지스터를 구동한다.
ASDTIC 접근방식은 선형 제어 시스템으로 이전 개폐 규제기관의 규제와 안정성을 개선하기 위한 시도로 취해졌다. 이들은 컨버터의 DC 출력 전압에서 파생된 오류 신호를 사용했으며, 출력에 진동이 일어나기 쉬운 저감쇠 2차 시스템으로 작동하는 경향이 있었다.[3] 쇤펠트 & 유의 ASDTIC 제어 시스템은 이러한 역동적인 성능을 향상시키기 위한 시도였다. 출력 인덕터를 가로지르는 전압에서 추가 AC 구성요소를 측정했고, 이 새로운 AC 루프 신호는 ASDTIC 내의 통합자에게도 공급되었다. 그러한 두 번째 AC 루프는 원래 슈워츠 ASDTIC 특허기술의[1] 주장을 뛰어넘어 컨버터 안정성이 향상되었고 동적 성능 특성이 크게 개선되었다.[3]
참조
- ^ a b c US 3659184, Schwarz, Franscis C, 1972-04-25년 발행, NASA에 할당된 "이연속 시간 간격 변환기(ASDTIC)에 대한 아날로그 신호"
- ^ Schoenfeld, A. D.; Yu, Y. (February 1973). "ASDTIC control and standardized interface circuits applied to buck, parallel and buck-boost dc to dc power converters". NASA. NASA CR-121106.
- ^ a b c d e Schoenfeld, A. D.; Yu, Y. (August 1, 1973). "The application of the analog signal to discrete time interval converter to the signal conditioner power supplies" (PDF). NASA. NASA CR-120906.
- ^ NASA Lewis Research Center 연구 계약서 NAS12-2017, 1969년 12월 – 1970년 10월, TRW