오픈 SPARC
OpenSPARCOpenSPARC는 2005년 12월에 시작된 오픈 소스 하드웨어 프로젝트입니다.프로젝트의 초기 성과는 풀 64비트 32스레드 마이크로프로세서 UltraSPARC T1 프로세서의 Sun Microsystems의 RTL(Register-Transfer Level) Verilog 코드였습니다.2006년 3월 21일 Sun은 GNU General Public License v2에 따라 소스 코드를 T1 IP 코어에 공개했습니다.풀 OpenSPARC T1 시스템은 8개의 코어로 구성되어 있으며 각 코어는 4개의 스레드를 동시에 실행할 수 있으며 총 32개의 스레드가 있습니다.각 코어는 순서대로 명령을 실행하며, 그 로직은 6개의 파이프라인 스테이지로 분할된다.
2007년 12월 11일, Sun은 OpenSPARC [1]프로젝트를 통해 UltraSPARC T2 프로세서의 RTL을 이용할 수 있게 되었습니다.또한 GNU General Public License [2]v2로 출시되었습니다.OpenSPARC T2는 8개의 코어, 16개의 파이프라인이 있으며 64개의 스레드가 있습니다.
「 」를 참조해 주세요.
- 레온
- S1 Core(싱글 코어 구현 파생)
- FeiTeng은 슈퍼컴퓨팅 애플리케이션용으로 중국에서 설계 및 생산되는 구현입니다.
- SPARC(스케일러블 프로세서 ARC 히트텍처)
- 필드 프로그래머블 게이트 어레이
- RISC-V
레퍼런스
- ^ "Sun Accelerates Grown of UltraSPARC CMT Eco System". Sun Microsystems. 2007-12-11. Retrieved 2008-05-23.
- ^ "OpenSPARC Frequently Asked Questions". Oracle. Archived from the original on 2012-10-17. Retrieved 2021-03-20.
외부 링크
- OpenSPARC 사이트
- T1 사양 및 소스 코드
- T2 사양 및 소스 코드
- SPARC: Curlie의 오픈 소스
- 오픈소스 반도체 코어 라이선스, 25 Harvard Journal of Law & Technology 131 (2011) 오픈소스 반도체 코어의 법률, 테크놀로지 및 비즈니스 분석 기사
