마이크로프로세서 연표

Microprocessor chronology
소형화의 진전 및 반도체 제조 프로세스 노드 크기 비교(일부 미세한 물체 및 가시광선 파장 포함)

1970년대

최초의 마이크로프로세서는 1970년대에 설계되고 제조되었다.1971년 인텔의 4004는 최초의 상용 마이크로프로세서로 [1]널리 알려져 있습니다.

설계자는 주로 1970년대 초 pMOS 로직과 함께 MOSFET 트랜지스터를 사용하여 1970년대 중반 이후 nMOS 로직으로 전환했습니다.nMOS는 단일 전압(일반적으로 +5V)으로 동작할 수 있다는 장점이 있어 전원 요건을 단순화하고 다양한 +5V 트랜지스터(+5V) 로직과 쉽게 인터페이스할 수 있었습니다.TTL) 디바이스.nMOS는 기초 실리콘 재료의 미세한 불순물에 의해 발생하는 전자 노이즈의 영향을 받기 쉽다는 단점을 가지고 있으며 1970년대 중반이 되어서야 이들, 특히 나트륨이 필요한 수준으로 성공적으로 제거되었다.1975년경, nMOS가 빠르게 시장을 [2]장악했습니다.

이는 새로운 반도체 마스킹 시스템, 특히 Perkin-ElmerMicralign 시스템의 도입과 일치했다.Micralign은 마스크의 이미지를 실리콘 웨이퍼에 투사하여 직접 만지지 않음으로써 마스크가 표면에서 들어올려지고 일부 포토 레지스트와 함께 제거되어 [3]웨이퍼의 그 부분의 칩이 파괴되는 이전의 문제를 없앴다.결함이 있는 칩의 수를 약 70%에서 10%로 줄임으로써 초기 마이크로프로세서와 같은 복잡한 설계 비용이 동일한 양만큼 감소했습니다.콘택트 얼라이너에 기반한 시스템은 단일 유닛 수량으로 약 300달러의 비용이 듭니다.MOS 6502는 이러한 개선 사항을 활용하도록 특별히 설계되었으며,[4] 가격은 불과 25달러입니다.

이 시기에는 다양한 단어 길이에 대한 상당한 실험도 있었다.초기에는 인텔 4004와 같이 4비트 프로세서가 일반적이었습니다.그 이유는 단순히 그 시대의 소규모 웨이퍼로 이용 가능한 방에서 보다 넓은 워드 길이를 비용 효율적으로 만들 수 없었기 때문입니다.특히 대부분이 결함이 있는 경우입니다.수율이 향상되고 웨이퍼 사이즈가 증가해 기능 사이즈가 계속 작아짐에 따라 인텔 80806502와 같은 복잡한8비트 디자인이 등장했습니다.16비트 프로세서는 초기에 등장했지만 가격이 비쌌고, 10년 후에는 Zilog Z8000과 같은 저비용 16비트 디자인이 보편화되었습니다.또한 12비트와 20비트를 포함한 몇 가지 특이한 워드 길이도 생성되었으며, 이는 종종 미니컴퓨터에서 멀티칩 형식으로 구현되었던 디자인과 일치합니다.미니컴퓨터가 32비트 포맷으로 이행함에 따라 이러한 기능은 10년 말까지 거의 사라졌습니다.

날짜. 이름. 개발자 최대 클럭
(첫 번째 버전)
단어 크기
(비트)
과정 칩스[5] 트랜지스터 모스펫 Ref
1971 4004 인텔(R) 740 kHz 4 10μm 1 2,250 pMOS [5]
1972 PPS-25 페어차일드 400kHz 4 2 pMOS [6][a]
1972 μPD700 NEC 4 1 [7]
1972 8008 인텔(R) 500kHz 8 10μm 1 3,500 pMOS
1972 PPS-4 록웰 200 kHz 4 1 pMOS [8][9]
1973 μCOM-4 NEC 2 MHz 4 7.5μm 1 2,500 NMOS [10][11][7][5]
1973 TLCS-12 도시바 1 MHz 12 6μm 1 2,800 실리콘 게이트 pMOS [12][13][5]
1973 미니 D 버로우즈 1 MHz 8 1 pMOS [14]
1974 IMP-8 국가의 715 kHz 8 3 pMOS [12]
1974 8080 인텔(R) 2 MHz 8 6μm 1 6,000 NMOS
1974 μCOM-8 NEC 2 MHz 8 1 NMOS [7][5]
1974 5065 모스테크 1.4MHz 8 1 pMOS [15]
1974 μCOM-16 NEC 2 MHz 16 2 NMOS [7][5]
1974 IMP-4 국가의 500kHz 4 3 pMOS [12]
1974 4040 인텔(R) 740 kHz 4 10μm 1 3,000 pMOS
1974 6800 모토로라 1 MHz 8 - 1 4,100 NMOS [12]
1974 TMS 1000 텍사스 인스트루먼트 400kHz 4 8μm 1 8,000 pMOS, nMOS, cMOS
1974 페이스 국가의 16 1 pMOS [16][17]
1974 ISP-8A/500(SC/MP) 국가의 1 MHz 8 1 pMOS
1975 6100 인터실 4 MHz 12 - 1 4,000 CMOS [18][19]
1975 TLCS-12A 도시바 1.2MHz 12 - 1 pMOS [5]
1975 2650 신호학 1.2MHz 8 1 NMOS [12]
1975 PPS-8 록웰 256 kHz 8 1 pMOS [12]
1975 F-8 페어차일드 2 MHz 8 1 NMOS [12]
1975 CDP 1801 RCA 2 MHz 8 5μm 2 5,000 CMOS [20][21]
1975 6502 MOS 테크놀로지 1 MHz 8 - 1 3,510 NMOS(다이나믹)
1975 IMP-16 국가의 715 kHz 16 5 pMOS [22][5][23]
1975 PFL-16A (MN 1610) 파나파콤 2 MHz 16 - 1 NMOS [5]
1975 BPC 휴렛 패커드 10 MHz 16 - 1 6,000 (+ROM) NMOS [24][25]
1975 MCP-1600 웨스턴 디지털 3.3MHz 16 - 3 NMOS [26]
1975 CP1600 일반 계측기 3.3MHz 16 1 NMOS [16][27][28][5]
1976 CDP 1802 RCA 6.4MHz 8 1 CMOS [29][30]
1976 Z-80 자일로그 2.5MHz 8 4μm 1 8,500 NMOS
1976 TMS9900 텍사스 인스트루먼트 3.3MHz 16 - 1 8,000 nMOS
1976 8 x 300 신호학 8 MHz 8 1 양극성 [31][32]
1976 WD16 웨스턴 디지털 3.3MHz 16 5 NMOS [33][26]
1977 Bellmac-8 (WE212) 벨 연구소 2.0MHz 8 5μm 1 7,000 CMOS
1977 8085 인텔(R) 3.0MHz 8 3μm 1 6,500 nMOS
1977 MC14500B 모토로라 1.0MHz 1 1 CMOS
1978 6809 모토로라 1 MHz 8 5μm 1 9,000 NMOS
1978 8086 인텔(R) 5 MHz 16 3μm 1 29,000 nMOS
1978 6801 모토로라 - 8 5μm 1 35,000 nMOS
1979 Z8000 자일로그 - 16 - 1 17,500 nMOS
1979 8088 인텔(R) 5 MHz 8/16[b] 3μm 1 29,000 NMOS(HMOS)
1979 68000 모토로라 8 MHz 16/32[c] 3.5μm 1 68,000 NMOS(HMOS) [34]

1980년대

무어의 법칙이 업계를 더욱 복잡한 칩 설계로 이끌었기 때문에 1970년대의 8비트 설계에서 16비트 설계로의 광범위한 이행은 거의 일어나지 않았습니다.대신 Motorola 68000이나 National Semiconductor NS32000과 같은 새로운 32비트 설계가 등장하여 훨씬 더 높은 성능을 제공했습니다.16비트 시스템이 널리 사용된 것은 IBM PC뿐이었습니다. IBM PC는 새로운 디자인이 성숙하기 전인 1979년에 인텔 8088을 선택했습니다.

또 다른 변화는 복잡한 CPU를 구축하는 주요 방법으로 CMOS 게이트로 옮겨간 것입니다. CMOS는 1970년대 초부터 사용 가능했습니다. RCA는 1974년에 CMOS를 사용하여 COSMAC 프로세서를 선보였습니다.이전의 시스템은 각 "게이트"의 기반으로 단일 트랜지스터를 사용했지만, CMOS는 양면 설계를 사용했기 때문에 기본적으로 제작 비용이 두 배로 비쌌습니다.실리콘 기판에 비해 트랜지스터의 전압이 아니라 훨씬 낮은 전력 레벨에서 검출할 수 있는 양측의 전압 차이를 논리로 삼은 것이 장점이었다.프로세서의 복잡성이 계속 증가함에 따라 전력 소모가 큰 문제가 되어 칩이 과열되기 쉬워졌습니다.CMOS는 이 문제를 크게 줄이고 빠르게 시장을 [35]장악했습니다.이는 미국 기업이 nMOS에 머무르는 동안 일본 기업이 CMOS를 흡수함으로써 1980년대에 일본 산업이 크게 발전했다.[36]

반도체 제조 기술은 계속해서 개선되었다."현대 IC 산업을 창출한" Micralign은 1980년대 초에 구식이 되었다.새로운 스테퍼로 대체되었습니다.이 스테퍼는 고배율과 매우 강력한 광원을 사용하여 더 작은 사이즈로 웨이퍼에 큰 마스크를 복사할 수 있게 되었습니다.이 기술은 업계가 이전의 1미크론 한계치를 밑돌게 했다.

10년 초반의 주요 가정용 컴퓨터는 주로 1970년대에 개발된 프로세서를 사용합니다.1975년에 처음 출시된 6502 버전은 코모도어 64, Apple IIe, BBC Micro 및 Atari 8비트 패밀리를 구동했습니다.8비트 Zilog Z80(1976)은 ZX Spectrum, MSX 시스템 및 기타 많은 시스템의 핵심입니다.1981년에 출시된 IBM PC는 16비트로의 전환을 시작했지만, 곧 Apple Macintosh와 Commodore Amiga와 같은 16/32비트 시스템으로 넘어갔습니다.PC 자체는 1985년 후반 인텔 80386이 출시되면서 32비트로 전환되었습니다.

마이크로프로세서는, 계속 증가하는 워드의 길이에 가세해, 이전에는 옵션의 외장 부품이었던 기능 유닛을 추가하기 시작했습니다.10년 중반까지 메모리 매니지먼트 유닛(MMU)은 일반화되어 인텔 80286이나 Motorola 68030과 같은 디자인에 처음 등장했습니다.10년 말에는 부동소수점 유닛(FPU)이 추가되어 1989년대 인텔 486에 처음 등장했으며, 그 다음 해에는 Motorola 68040에 의해 등장했습니다.

1980년대에 시작된 또 다른 변화는 RISC(Reduced Instruction Set Computer)의 등장과 함께 전반적인 설계 철학을 포함했습니다.이 개념은 1970년대에 IBM에 의해 처음 개발되었지만, IBM은 대규모 메인프레임 시스템의 판매가 줄어들 것을 우려하여 이를 기반으로 한 강력한 시스템을 도입하지 않았습니다.시장 도입은 MIPS Technologies, SPARC ARM과 같은 소규모 기업이 주도했습니다.이들 기업은 인텔이나 Motorola와 같은 하이엔드 제조에 접근할 수 없었지만, 복잡성의 극히 일부만 가지고도 이들 회사와 경쟁할 수 있는 칩을 도입할 수 있었습니다.10년 말까지 모든 주요 공급업체는 IBM POWER, Intel i860 및 Motorola 88000같은 자체 RISC 설계를 도입했습니다.

1980년대 중반의 GUI 기반 가정용 컴퓨터는 68000(Macintosh(1984), Atari ST(1985), Amiga(1985), X68000(1987)을 기반으로 합니다.1988-89년 출시된 세가 제네시스 게임기조차 68000을 메인 CPU로, Z80을 사운드용으로 사용한다.

날짜. 이름. 개발자 시계 단어 크기
(비트)
과정 트랜지스터
1980 16032 내셔널 세미컨덕터 - 16/32 - 60,000
1981 6120 해리스 코퍼레이션 10 MHz 12 - 20,000 (CMOS)[37]
1981 ROMP IBM 10 MHz 32 2μm 45,000
1981 T-11 DEC 2.5MHz 16 5μm 17,000 (NMOS)
1982 RISC-I[38] UC 버클리 1 MHz - 5μm 44,420 (NMOS)
1982 포커스 휴렛 패커드 18 MHz 32 1.5μm 450,000
1982 80186 인텔(R) 6 MHz 16 - 55,000
1987 80C186 인텔(R) 10 MHz 16 - 56,000 (CMOS)
1982 80188 인텔(R) 8 MHz 8/16 - 29,000
1982 80286 인텔(R) 6 MHz 16 1.5μm 134,000
1983 RISC-II UC 버클리 3 MHz - 3μm 40,760 (NMOS)
1983 MIPS[39] 스탠퍼드 대학교 2 MHz 32 3μm 25,000
1983 65816 웨스턴 디자인 센터 - 16 - -
1984 68020 모토로라 16 MHz 32 2μm 190,000
1984 NS32032 내셔널 세미컨덕터 - 32 - 70,000
1984 V20 NEC 5 MHz 8/16 - 63,000
1985 80386 인텔(R) 16 ~ 40 MHz 32 1.5μm 275,000
1985 MicroVax II 78032 DEC 5 MHz 32 3.0μm 125,000
1985 R2000 MIPS 8 MHz 32 2μm 115,000
1985년[40] 노빅스 NC4016 해리스 코퍼레이션 8 MHz 16 3μm[41] 16,000[42]
1986 Z80000 자일로그 - 32 - 91,000
1986 SPARC MB86900 후지쯔[43][44][45] 40 MHz 32 0.8μm 800,000
1986 V60[46] NEC 16 MHz 16/32 1.5μm 375,000
1987 CVAX 78034 DEC 12.5MHz 32 2.0μm 134,000
1987 ARM2 도토리 8 MHz 32 2μm 25,000[47]
1987 Gmicro/200[48] 히타치 - - 1μm 730,000
1987 68030 모토로라 16 MHz 32 1.3μm 273,000
1987 V70[46] NEC 20 MHz 16/32 1.5μm 385,000
1988 R3000 MIPS 25 MHz 32 1.2μm 120,000
1988 80386SX 인텔(R) 12 ~ 33 MHz 16/32 - -
1988 i960 인텔(R) 10 MHz 33/32 1.5μm 250,000
1989 i960CA[49] 인텔(R) 16 ~ 33 MHz 33/32 0.8μm 600,000
1989 VAX DC520 "리겔" DEC 35 MHz 32 1.5μm 320,000
1989 80486 인텔(R) 25 MHz 32 1μm 1,180,000
1989 i860 인텔(R) 25 MHz 32 1μm 1,000,000

1990년대

32비트 마이크로프로세서는 1990년대 소비자 시장을 지배했다.1990년과 1999년 사이에 프로세서 클럭 속도는 10배 이상 증가했으며 64비트 프로세서는 10년 후반에 등장하기 시작했습니다.1990년대에 마이크로프로세서는 더 이상 프로세서와 RAM에 동일한 클럭 속도를 사용하지 않게 되었습니다.프로세서는 RAM 및 기타 컴포넌트와의 통신에 사용되는 프론트 사이드 버스(FSB) 클럭 속도를 갖추기 시작했습니다.일반적으로 프로세서 자체는 FSB 클럭 속도의 배인 클럭 속도로 동작합니다.예를 들어 인텔의 Pentium III는 내부 클럭 속도가 450~600MHz, FSB 속도는 100~133MHz였습니다.여기에는 프로세서의 내부 클럭 속도만 표시됩니다.

날짜. 이름. 개발자 시계 단어 크기
(비트)
과정 트랜지스터
(표준)
스레드
1990 68040 모토로라 40 MHz 32 - 1.2
1990 전원 1 IBM 20~30MHz 32 1,000 nm 6.9
1991 R4000 MIPS 컴퓨터 시스템 100 MHz 64 800 nm 1.35
1991 NVAX DEC 62.5~90.91MHz - 750 nm 1.3
1991 RSC IBM 33 MHz 32 800 nm 1.0[50]
1992 SH-1 히타치 20 MHz[51] 32 800 nm 0.6[52]
1992 알파 21064 DEC 100 ~ 200 MHz 64 750 nm 1.68
1992 마이크로 SPARC I 태양. 40 ~ 50 MHz 32 800 nm 0.8
1992 PA-7100 휴렛 패커드 100 MHz 32 800 nm 0.85[53]
1992 486SLC 시릭스 40 MHz 16
1993 하프-1 히타치 120 MHz - 500 nm 2.8[54]
1993 PowerPC 601 IBM, Motorola 50 ~ 80 MHz 32 600 nm 2.8
1993 펜티엄 인텔(R) 60~66MHz 32 800 nm 3.1
1993 전원 2 IBM 55~71.5MHz 32 720 nm 23
1994 마이크로 SPARC II 후지쯔 60~125MHz - 500 nm 2.3
1994 68060 모토로라 50 MHz 32 600 nm 2.5
1994 알파 21064a DEC 200~300MHz 64 500 nm 2.85
1994 R4600 QED 100~125MHz 64 650 nm 2.2
1994 PA-7200 휴렛 패커드 125MHz 32 550 nm 1.26
1994 PowerPC 603 IBM, Motorola 60~120MHz 32 500 nm 1.6
1994 PowerPC 604 IBM, Motorola 100 ~ 180 MHz 32 500 nm 3.6
1994 PA-7100LC 휴렛 패커드 100 MHz 32 750 nm 0.90
1995 알파 21164 DEC 266~333MHz 64 500 nm 9.3
1995 Ultra SPARC 태양. 143~167MHz 64 470 nm 5.2
1995 SPARC64 HAL 컴퓨터 시스템 101~118MHz 64 400 nm -
1995 펜티엄 프로 인텔(R) 150 ~ 200 MHz 32 350 nm 5.5
1996 알파 21164a DEC 400 ~ 500 MHz 64 350 nm 9.7
1996 K5 AMD 75 ~ 100 MHz 32 500 nm 4.3
1996 R10000 MTI 150~250MHz 64 350 nm 6.7
1996 R5000 QED 180~250MHz - 350 nm 3.7
1996 SPARC64 II HAL 컴퓨터 시스템 141~161MHz 64 350 nm -
1996 PA-8000 휴렛패커드 160~180MHz 64 500 nm 3.8
1996 POWER2 슈퍼칩(P2SC) IBM 150 MHz 32 290 nm 15
1997 SH-4 히타치 200MHz - 200 nm[55] 10개[56]
1997 RS64 IBM 125MHz 64 ? nm ?
1997 펜티엄 II 인텔(R) 233 ~ 300 MHz 32 350 nm 7.5
1997 PowerPC 620 IBM, Motorola 120~150MHz 64 350 nm 6.9
1997 UltraSPARC II 태양. 250~400MHz 64 350 nm 5.4
1997 S/390 G4 IBM 370MHz 32 500 nm 7.8
1997 PowerPC 750 IBM, Motorola 233 ~ 366 MHz 32 260 nm 6.35
1997 K6 AMD 166 ~ 233 MHz 32 350 nm 8.8
1998 RS64-II IBM 262MHz 64 350 nm 12.5
1998 알파 21264 DEC 450~600MHz 64 350 nm 15.2
1998 MIPS R12000 SGI 270 ~ 400 MHz 64 250~180 nm 6.9
1998 RM7000 QED 250~300MHz - 250 nm 18
1998 SPARC64 III HAL 컴퓨터 시스템 250~330MHz 64 240 nm 17.6
1998 S/390 G5 IBM 500MHz 32 250 nm 25
1998 PA-8500 휴렛 패커드 300 ~ 440 MHz 64 250 nm 140
1998 전원 3 IBM 200MHz 64 250 nm 15
1999 Emotion 엔진 소니, 도시바 294 ~ 300 MHz - 180~65[57] nm 13.5[58]
1999 펜티엄 III 인텔(R) 450~600MHz 32 250 nm 9.5
1999 RS64-III IBM 450MHz 64 220 nm 34 2
1999 PowerPC 7400 모토로라 350 ~ 500 MHz 32 200 ~ 130 nm 10.5
1999 애슬론 AMD 500~1000MHz 32 250 nm 22

2000년대

64비트 프로세서는 2000년대에 주류가 되었습니다.방열 장벽 때문에 마이크로프로세서 클럭 속도가 상한에 도달했습니다.제조업체는 비싸고 실용적인 냉각 시스템을 구현하는 대신 멀티코어 프로세서의 형태로 병렬 컴퓨팅을 채택했습니다.오버클럭은 1990년대에 뿌리를 내렸지만 2000년대에 그 뿌리를 내리게 되었다.오버클럭된 프로세서를 위해 설계된 기성 냉각 시스템이 보편화되었고 게임용 PC도 등장했습니다.지난 10년 동안 트랜지스터 수는 약 10배 증가했으며, 이러한 추세는 이전 수십 년 동안 지속되었습니다.공정 크기는 180nm에서 45nm로 약 4배 감소했습니다.

날짜. 이름. 개발자 시계 과정 트랜지스터
(표준)
다이당 코어 수 /
모듈당 다이 수
2000 애슬론 XP AMD 1.33~1.73GHz 180 nm 37.5 1 / 1
2000 듀론 AMD 550MHz~1.3GHz 180 nm 25 1 / 1
2000 RS64-IV IBM 600~750MHz 180 nm 44 1 / 2
2000 펜티엄 4 인텔(R) 1.3 ~ 2 GHz 180 ~ 130 nm 42 1 / 1
2000 SPARC64 IV 후지쯔 450~810MHz 130 nm - 1 / 1
2000 z900 IBM 918MHz 180 nm 47 1 / 12, 20
2001 MIPS R14000 SGI 500~600MHz 130 nm 7.2 1 / 1
2001 전원 4 IBM 1.1~1.4GHz 180 ~ 130 nm 174 2 / 1, 4
2001 UltraSPARC III 태양. 750~1200MHz 130 nm 29 1 / 1
2001 아이테니엄 인텔(R) 733 ~ 800 MHz 180 nm 25 1 / 1
2001 PowerPC 7450 모토로라 733 ~ 800 MHz 180 ~ 130 nm 33 1 / 1
2002 SPARC64 V 후지쯔 1.1~1.35GHz 130 nm 190 1 / 1
2002 아이테니엄 2 인텔(R) 0.9~1GHz 180 nm 410 1 / 1
2003 PowerPC 970 IBM 1.6~2.0GHz 130~90 nm 52 1 / 1
2003 펜티엄 M 인텔(R) 0.9~1.7GHz 130~90 nm 77 1 / 1
2003 옵테론 AMD 1.4~2.4GHz 130 nm 106 1 / 1
2004 전원 5 IBM 1.65~1.9GHz 130~90 nm 276 2 / 1, 2, 4
2004 PowerPC BGL IBM 700MHz 130 nm 95 2 / 1
2005 옵테론 "아텐스" AMD 1.6~3.0GHz 90 nm 114 1 / 1
2005 펜티엄 D 인텔(R) 2.8~3.2GHz 90 nm 115 1 / 2
2005 Athlon 64 X2 AMD 2 ~ 2.4 GHz 90 nm 243 2 / 1
2005 PowerPC 970MP IBM 1.2~2.5GHz 90 nm 183 2 / 1
2005 UltraSPARC IV 태양. 1.05~1.35GHz 130 nm 66 2 / 1
2005 UltraSPARC T1 태양. 1~1.4GHz 90 nm 300 8 / 1
2005 제논 IBM 3.2GHz 90~45 nm 165 3 / 1
2006 코어 Duo 인텔(R) 1.1~2.33GHz 90~65 nm 151 2 / 1
2006 코어 2 인텔(R) 1.06~2.67GHz 65~45 nm 291 2 / 1, 2
2006 셀/B.E. IBM, Sony, Toshiba 3.2~4.6GHz 90~45 nm 241 1+8 / 1
2006 Itanium 'Montecito' 인텔(R) 1.4~1.6GHz 90 nm 1720 2 / 1
2007 전원 6 IBM 3.5~4.7GHz 65 nm 790 2 / 1
2007 SPARC64 VI 후지쯔 2.15~2.4GHz 90 nm 543 2 / 1
2007 UltraSPARC T2 태양. 1~1.4GHz 65 nm 503 8 / 1
2007 타일64 틸레라 600~900MHz 90~45 nm ? 64 / 1
2007 옵테론 '바르셀로나' AMD 1.8~3.2GHz 65 nm 463 4 / 1
2007 PowerPC BGP IBM 850 MHz 90 nm 208 4 / 1
2008 페넘 AMD 1.8~2.6GHz 65 nm 450 2, 3, 4 / 1
2008 z10 IBM 4.4GHz 65 nm 993 4 / 7
2008 PowerXCell 8i IBM 2.8~4.0GHz 65 nm 250 1+8 / 1
2008 SPARC64 VII 후지쯔 2.4~2.88GHz 65 nm 600 4 / 1
2008 아톰 인텔(R) 0.8~1.6GHz 65~45 nm 47 1 / 1
2008 Core i7 인텔(R) 2.66~3.2GHz 45 ~ 32 nm 730 2, 4, 6 / 1
2008 타일프로64 틸레라 600 ~ 866 MHz 90~45 nm ? 64 / 1
2008 옵테론 '상하이' AMD 2.3~2.9GHz 45 nm 751 4 / 1
2009 페넘 II AMD 2.5~3.2GHz 45 nm 758 2, 3, 4, 6 / 1
2009 옵테론 '이스탄불' AMD 2.2~2.8GHz 45 nm 904 6 / 1

2010년대

날짜. 이름. 개발자 시계 과정 트랜지스터
(표준)
다이당 코어 수 /
모듈당 다이 수
스레드
코어당
2010 전원 7 IBM 3~4.14GHz 45 nm 1200 4, 6, 8 / 1, 4 4
2010 아이테니엄 '투킬라' 인텔(R) 2 GHz 65 nm 2000 2, 4 / 1 2
2010 옵테론 '매그니 쿠어스' AMD 1.7~2.4GHz 45 nm 1810 4, 6 / 2 1
2010 Xeon 'Nehalem-EX' 인텔(R) 1.73~2.66GHz 45 nm 2300 4, 6, 8 / 1 2
2010 할 수 있다 IBM 3.8~5.2GHz 45 nm 1400 4 / 1, 6 1
2010 SPARC T3 태양. 1.6GHz 45 nm 2000 16 / 1 8
2010 SPARC64 VII+ 후지쯔 2.66~3.0GHz 45 nm ? 4 / 1 2
2010 인텔 'Westmere' 인텔(R) 1.86~3.33GHz 32 nm 1170 4–6 / 1 2
2011 인텔 "Sandy Bridge" 인텔(R) 1.6~3.4GHz 32 nm 995[59] 2, 4 / 1 (1,) 2
2011 AMD Lano AMD 1.0~1.6GHz 40 nm 380[60] 1, 2 / 1 1
2011 Xeon E7 인텔(R) 1.73~2.67GHz 32 nm 2600 4, 6, 8, 10 / 1 1–2
2011 Power ISA BGQ IBM 1.6GHz 45 nm 1470 18 / 1 4
2011 SPARC64 VIIfx 후지쯔 2.0 GHz 45 nm 760 8 / 1 2
2011 FX '불도저' 인터라고스 AMD 3.1~3.6GHz 32 nm 1200[61] 4–8 / 2 1
2011 SPARC T4 오라클 2.8~3GHz 40 nm 855 8 / 1 8
2012 SPARC64 IXfx 후지쯔 1.848GHz 40 nm 1870 16 / 1 2
2012 zEC12 IBM 5.5GHz 32 nm 2750 6 / 6 1
2012 POWER7+ IBM 3.1~5.3GHz 32 nm 2100 8 / 1, 2 4
2012 아이테니엄 '폴슨' 인텔(R) 1.73~2.53GHz 32 nm 3100 8 / 1 2
2013 인텔 "Haswell" 인텔(R) 1.9~4.4GHz 22 nm 1400 4 / 1 2
2013 SPARC64 X 후지쯔 2.8~3GHz 28 nm 2950 16 / 1 2
2013 SPARC T5 오라클 3.6GHz 28 nm 1500 16 / 1 8
2014 전원 8 IBM 2.5~5GHz 22 nm 4200 6, 12 / 1, 2 8
2014 인텔 "Broadwell" 인텔(R) 1.8~4GHz 14 nm 1900 2, 4, 6, 8, 12, 16 / 1, 2, 4 2
2015 z13 IBM 5 GHz 22 nm 3990 8 / 1 2
2015 A8-7670K AMD 3.6GHz 28 nm 2410 4 / 1 1
2017 Zen AMD 3.2–4.1 GHz 14 nm 4800 8, 16, 32 / 1, 2, 4 2
2017 z14 IBM 5.2 GHz 14 nm 6100 10 / 1 2
2017 POWER9 IBM 4 GHz 14 nm 8000 12, 24 / 1 4, 8
2017 SPARC M8[62] Oracle 5 GHz 20 nm ~10,000[63] 32 8
2018 Intel "Cannon Lake" Intel 2.2–3.2 GHz 10 nm ? 2 / 1 2
2018 Zen+ AMD 2.8–3.7 GHz 12 nm 4800 2, 4, 6, 8, 12, 16, 24, 32 / 1, 2, 4 1, 2
2019 Zen 2 AMD 2–4.7 GHz 7 nm 3900 6, 8, 12, 16, 24, 32, 64 / 1, 2, 4 2
2019 z15 IBM 5.2 GHz 14 nm 9200 12 / 1 2

2020s

Date Name Developer Clock Process Transistors
(millions)
Cores per die /
Dies per module
threads
per core
2020 Zen 3 AMD 3.4–4.9 GHz 7 nm ? 6, 8, 12, 16 / 2
2020 M1 Apple 3.2 GHz 5 nm 16000 8 1
2021 M1 Max Apple 3.2 GHz 5 nm 57000 10 1

See also

References and notes

References
  1. ^ "The Story of the Intel 4004". Intel.
  2. ^ "NMOS versus PMOS".
  3. ^ "Perkin Elmer - Micralign Projection Mask Alignment System".
  4. ^ "The MOS 6502 and the Best Layout Guy in the World". swtch.com. 2011-01-03. Retrieved 2014-08-09.
  5. ^ a b c d e f g h i j Belzer, Jack; Holzman, Albert G.; Kent, Allen (1978). Encyclopedia of Computer Science and Technology: Volume 10 - Linear and Matrix Algebra to Microorganisms: Computer-Assisted Identification. CRC Press. p. 402. ISBN 9780824722609.
  6. ^ Ogdin 1975, pp. 57–59, 77
  7. ^ a b c d "1970s: Development and evolution of microprocessors" (PDF). Semiconductor History Museum of Japan. Archived from the original (PDF) on 2019-06-27. Retrieved 16 September 2020.
  8. ^ Ogdin 1975, pp. 72, 77
  9. ^ "Rockwell PPS-4". The Antique Chip Collector's Page. Retrieved 2010-06-14.
  10. ^ Ryoichi Mori; Hiroaki Tajima; Morihiko Tajima; Yoshikuni Okada (October 1977). "Microprocessors in Japan". Euromicro Newsletter. 3 (4): 50–7 (51, Table 2.2). doi:10.1016/0303-1268(77)90111-0.
  11. ^ "NEC 751 (uCOM-4)". The Antique Chip Collector's Page. Archived from the original on 2011-05-25. Retrieved 2010-06-11.
  12. ^ a b c d e f g Ogdin 1975, p. 77
  13. ^ "1973: 12-bit engine-control microprocessor (Toshiba)" (PDF). Semiconductor History Museum of Japan. Archived from the original (PDF) on 2019-06-27. Retrieved 16 September 2020.
  14. ^ Ogdin 1975, pp. 55, 77
  15. ^ Ogdin 1975, pp. 65, 77
  16. ^ a b David Russell (February 1978). "Microprocessor survey". Microprocessors. 2 (1): 13–20, See p. 18. doi:10.1016/0308-5953(78)90071-5.
  17. ^ Allen Kent, James G. Williams, ed. (1990). "Evolution of Computerized Maintenance Management to Generation of Random Numbers". Encyclopedia of Microcomputers. Vol. 7. Marcel Dekker. p. 336. ISBN 0-8247-2706-1.
  18. ^ Little, Jeff (2009-03-04). "Intersil Intercept Jr". ClassicCmp.
  19. ^ "Intersil IM6100 CMOS 12 Bit Microprocessor family databook" (PDF).
  20. ^ "RCA COSMAC 1801". The Antique Chip Collector's Page. Retrieved 2010-06-14.
  21. ^ "CDP 1800 μP Commercially available" (PDF). Microcomputer Digest. 2 (4): 1–3. October 1975.
  22. ^ Ogdin 1975, pp. 70, 77
  23. ^ "National Semiconductor IMP-16". The Antique Chip Collector's Page. Archived from the original on 2002-02-07. Retrieved 2010-06-14.
  24. ^ "Hybrid Microprocessor". Retrieved 2008-06-15.
  25. ^ "HP designs Custom 16-bit μC Chip" (PDF). Microcomputer Digest. 2 (4): 8. October 1975.
  26. ^ a b MCP-1600 Microprocessor Users Manual (PDF). Western Digital. 1975. Retrieved 28 April 2022.
  27. ^ "Microprocessors — The Early Years 1971–1974". The Antique Chip Collector's Page. Retrieved 2010-06-16.
  28. ^ "CP1600 16-Bit Single-Chip Microprocessor" (PDF). data sheet. General Instrument. 1977. Archived from the original (PDF) on 2011-05-26. Retrieved 2010-06-18.
  29. ^ "RCA COSMAC 1802". The Antique Chip Collector's Page. Archived from the original on 2013-01-02. Retrieved 2010-06-14.
  30. ^ "CDP 1802" (PDF). Microcomputer Digest. 2 (10): 1, 4. April 1976.
  31. ^ Hans Hoffman; John Nemec (April 1977). "A fast microprocessor for control applications". Euromicro Newsletter. 3 (3): 53–59. doi:10.1016/0303-1268(77)90010-4.
  32. ^ "Microprocessors — The Explosion 1975–1976". The Antique Chip Collector's Page. Archived from the original on 2009-09-09. Retrieved 2010-06-18.
  33. ^ "WD16 Microcomputer Programmer's Reference Manual" (PDF). Western Digital. Retrieved 10 December 2021.
  34. ^ "Chip Hall of Fame: Motorola MC68000 Microprocessor". IEEE Spectrum. Institute of Electrical and Electronics Engineers. 30 June 2017. Retrieved 19 June 2019.
  35. ^ Kuhn, Kelin (2018). "CMOS and Beyond CMOS: Scaling Challenges". High Mobility Materials for CMOS Applications. Woodhead Publishing. p. 1. ISBN 9780081020623.
  36. ^ Gilder, George (1990). Microcosm: The Quantum Revolution In Economics And Technology. Simon and Schuster. pp. 144–5. ISBN 9780671705923.
  37. ^ Harris CMOS Digital Data Book (PDF). pp. 4–3–21.
  38. ^ "Berkeley Hardware Prototypes". Retrieved 2008-06-15.
  39. ^ Patterson, David A. (1985). "Reduced instruction set computers". Communications of the ACM. 28: 8–21. doi:10.1145/2465.214917. S2CID 1493886.
  40. ^ "Forth chips list". UltraTechnology. 2010.
  41. ^ Koopman, Philip J. (1989). "4.4 Architecture of the NOVIX NC4016". Stack Computers: the new wave. E. Horwood. ISBN 0745804187.
  42. ^ Hand, Tom (1994). "The Harris RTX 2000 Microcontroller" (PDF). Journal of Forth Application and Research. 6 (1). ISSN 0738-2022.
  43. ^ "Fujitsu to take ARM into the realm of Super". The CPU Shack Museum. June 21, 2016. Retrieved 30 June 2019.
  44. ^ "Fujitsu SPARC". cpu-collection.de. Retrieved 30 June 2019.
  45. ^ "Timeline". SPARC International. Retrieved 30 June 2019.
  46. ^ a b Kimura S, Komoto Y, Yano Y (1988). "Implementation of the V60/V70 and its FRM function". IEEE Micro. 8 (2): 22–36. doi:10.1109/40.527. S2CID 9507994.
  47. ^ C Green; P Gülzow; L Johnson; K Meinzer; J Miller (Mar–Apr 1999). "The Experimental IHU-2 Aboard P3D". Amsat Journal. 22 (2). The first processor using these principles, called ARM-1, was fabricated by VLSI in April 1985, and gave startling performance for the time, whilst using barely 25,000 transistors
  48. ^ Inayoshi H, Kawasaki I, Nishimukai T, Sakamura K (1988). "Realization of Gmicro/200". IEEE Micro. 8 (2): 12–21. doi:10.1109/40.526. S2CID 36938046.
  49. ^ "Intel i960 Embedded Microprocessor". National High Magnetic Field Laboratory. Florida State University. 3 March 2003. Archived from the original on 3 March 2003. Retrieved 29 June 2019.
  50. ^ Moore CR, Balser DM, Muhich JS, East RE (1992). "IBM Single Chip RISC Processor (RSC)" (PDF). Proceedings of the 1991 IEEE International Conference on Computer Design on VLSI in Computer & Processors. IEEE Computer Society. pp. 200–4. ISBN 0-8186-3110-4.
  51. ^ "Embedded-DSP SuperH Family and Its Applications" (PDF). Hitachi Review. Hitachi. 47 (4): 121–7. 1998. S2CID 43356065. Archived from the original (PDF) on 2019-02-25. Retrieved 5 July 2019.
  52. ^ "SH Microprocessor Leading the Nomadic Era" (PDF). Semiconductor History Museum of Japan. Retrieved 27 June 2019.
  53. ^ "PA-RISC Processors". Retrieved 2008-05-11.
  54. ^ "HARP-1: A 120 MHz Superscalar PA-RISC Processor" (PDF). Hitachi. Retrieved 19 June 2019.
  55. ^ "Entertainment Systems and High-Performance Processor SH-4" (PDF). Hitachi Review. Hitachi. 48 (2): 58–63. 1999. S2CID 44852046. Archived from the original (PDF) on 2019-02-21. Retrieved 27 June 2019.
  56. ^ "Remembering the Sega Dreamcast". Bit-Tech. September 29, 2009. Retrieved 18 June 2019.
  57. ^ "EMOTION ENGINE® AND GRAPHICS SYNTHESIZER USED IN THE CORE OF PLAYSTATION® BECOME ONE CHIP" (PDF). Sony. April 21, 2003. Retrieved 26 June 2019.
  58. ^ Hennessy, John L.; Patterson, David A. (29 May 2002). Computer Architecture: A Quantitative Approach (3 ed.). Morgan Kaufmann. p. 491. ISBN 978-0-08-050252-6. Retrieved 9 April 2013.
  59. ^ Anand Lal Shimpi (10 January 2011). "A Closer Look at the Sandy Bridge Die". AnandTech.
  60. ^ renethx (10 November 2011). "Cedar (HD 5450) and Zacate (E350) are manufactured in TSMC 40 nm process". AMD Zacate — the next great HTPC chip?. AVS Forum.
  61. ^ "AMD Revises Bulldozer Transistor Count: 1.2B, not 2B". AnandTech. 2 December 2011.
  62. ^ "Sparc M8 processor" (PDF). Oracle main website. Oracle Corp. Retrieved 3 March 2019.
  63. ^ "Is M8 the Last Hurrah for Oracle Sparc?". 18 September 2017.
Notes
  1. ^ According to Ogdin 1975, the Fairchild PPS-25 was first delivered in 2Q 1971 and the Intel 4004 in 4Q 1971.
  2. ^ The Intel 8088 had an 8-bit external data bus, but internally used a 16-bit architecture.
  3. ^ The Motorola 68000 had a 16-bit external data bus, but internally used 32-bit registers.